Aktuality  |  Články  |  Recenze
Doporučení  |  Diskuze
Grafické karty a hry  |  Procesory
Storage a RAM
Monitory  |  Ostatní
Akumulátory, EV
Robotika, AI
Průzkum vesmíru
Digimanie  |  TV Freak  |  Svět mobilně
20.10.2003, Martin Štěpánek, aktualita
Poslední dobou můžeme sledovat trend u vývoje mikroprocesorů šířící se směrem k zpracovávání více vláken (TLP - thread level parallelism). V budoucnosti lze předpokládat zaměření na TPC (threads per clock) dříve než na IPC (instruction per...
Martin Stepanek | 20.10.200310:16
To ja dobre vim, ale pokud si to prectete dobre, pisu, ze bude mit Dual Core + obdobu Hzper­-Threadingu. A pokud vim dobre, to zatim Power4 nema.
Odpovědět0  0
Martin Štěpánek (439) | 20.10.200311:03
Abych to upresnil, pokud jste videl obrazek Power5, ktery zde byl nedavno, byly tam 4 procesory, v kazdem pak byly dve jadra a jeste kazde jadro ma v sobe Hyper­-Threading, cili mate az 16 virtualnich procesoru.
Odpovědět0  0
liborc (398) | 20.10.200311:29
Podivejte se na popis mikroarchitektury a uvidite, ze Power4 dve jadra ma...
http:­/­/www­-1.ibm.com­/servers­/eserver­/pseries­/hardware­/whitepapers­/power4.html

...The chip has two processors on board. ... The two processors share a unified second level cache, also onboard the chip, through a Core Interface Unit ...

Podle me je to jasne :­-)
Odpovědět0  0
liborc (398) | 20.10.20039:59
Nevim, kam chodite na novinky, ale u IBM jste se, jak vidno, nezastavil uz dlouho. Procesory IBM Power4 jiz pouzivaji dve jadra na cipu a sdilenou cache.
Odpovědět0  0
Zajímá Vás tato diskuze? Začněte ji sledovat a když přibude nový komentář, pošleme Vám e-mail.
 
Nový komentář k článku
Pro přidání komentáře se přihlaste (vpravo nahoře). Pokud nemáte profil, zaregistrujte se pro využívání dalších funkcí.